НИУ МИЭТ и YADRO представили на ЦИПРе учебный микроконтроллер Hackee с открытой архитектурой RISC-V

В рамках сотрудничества участников Альянса RISC-V вузы получают доступ к новейшим технологиям и сами разрабатывают востребованные решения. Одним из них является представленная на ЦИПР совместная разработка НИУ МИЭТ и ГК YADRO – микроконтроллер Hackee с открытой архитектурой RISC-V.

Учебный прототип микроконтроллера на базе ядра SCR1 разработан магистрантами совместной программы обучения НИУ МИЭТ и YADRO под руководством команды Научно-исследовательской Лаборатории энергоэффективных систем на кристалле НИУ МИЭТ и специалистов компании YADRO. Образец произведён на фабрике АО «Микрон» по технологии 180 нм по системе MPW-сервиса (Multi-Project Wafer), развиваемого НИУ МИЭТ.

Новинка предназначена для применения во встраиваемых системах, носимой электронике и IoT и обладает следующими характеристиками:

  • Архитектура RISC-V (открытое ядро SCR1)
  • Тактовая частота 85 МГц
  • ОЗУ 128 кбайт
  • Интерфейсы UART, SPI, I2C, CAN, JTAG
  • Таймеры


Микроконтроллер Hackee, представленный на стенде Альянса RISC-V, является примером результативного сотрудничества его участников, которое продолжится и в дальнейшем.

еще публикации
Российские микроконтроллеры на базе RISC-V: Дорожная карта и новые горизонты
17.04.2025
Российские микроконтроллеры на базе RISC-V: Дорожная карта и новые горизонты
Читать
18 марта состоится вебинар «Основы проектирования операционных систем: лабораторный практикум на xv6 под RISC-V»
11.03.2025
18 марта состоится вебинар «Основы проектирования операционных систем: лабораторный практикум на xv6 под RISC-V»
Читать
18 апреля стартует четвёртый инженерный хакатон SoC Design Challenge от YADRO и НИУ МИЭТ
05.03.2025
18 апреля стартует четвёртый инженерный хакатон SoC Design Challenge от YADRO и НИУ МИЭТ
Читать