RISC-V Summit: от встроенных систем до искусственного интеллекта
Участники отметили растущую роль открытой архитектуры RISC-V, которая способна составить серьезную конкуренцию проприетарным архитектурам Arm и x86.
Саммит открыл своим докладом «Одна архитектура, десятки приложений, миллиарды процессоров» вице-президент по архитектуре мультимедиа и ASIC Франс Сийстерманс. Он подчеркнул, что более девяти лет назад NVIDIA выбрала RISC-V для своих встраиваемых микроконтроллеров. И сегодня каждый чип NVIDIA поставляется с несколькими встраиваемыми микроконтроллерами RISC-V, каждый из которых настроен для определенного приложения. Это стало возможным благодаря богатому набору функций RISC-V, настраиваемости, расширяемости и наличию активного сообщества приверженцев RISC-V.
Представители Qualcomm в своем выступлении поделились опытом использования Sail – мощного инструмента моделирования процессора. Было отмечено, что для эффективной работы Sail требуется некоторая трансформация, поскольку нет значимых проектов, которые напрямую используют его. В докладе были представлены альтернативные подходы к описанию единого стандарта для RISC-V ISA, который соответствует таким критериям, как простой (легко анализируемый машиной и человеком) и достаточно полный формат, включая предоставление документации, понятной человеку.
Samsung раскрыл некоторые аспекты внедрения процессоров RISC-V во встраиваемые системы и рассказал о способах оптимизации производительности чипов и чиплетов, которые помогут создать более интеллектуальные и эффективные системы.
Клифф Янг (Cliff Young) и Мартин Маас (Martin Maas) из Google поделились перспективами в создании новых ИИ-ускорителей с RISC-V и рассказали об использовании технологии RISC-V в чипах Google TPU. Было отмечено, что RISC-V потенциально помогает в решении этих проблем, одновременно снижая барьеры для входа и снижая риски.
Создатель RISC-I и RISC-V Дэвид Паттерсон в своем докладе отметил, что в настоящее время приоритетной задачей для развития экосистемы программного обеспечения становится оптимизация ключевого ПО для RVA23.
Глава Технологического комитета российского Альянса RISC-V Сергей Якушкин, оценивая доклады и выступления участников калифорнийского саммита RISC-V, подчеркнул: «Сообщество приступило к оптимизации ключевых элементов ПО на эмуляторах с поддержкой RVA23 для развития экосистемы программного обеспечения, развивает бинарную трансляцию на RISC-V и ожидает появления отладочных плат, совместимых с RVA23, в 2025-2026 годах».
Саммит показал, что внедрение архитектуры RISC-V в экосистему серверных решений и ПК займет какое-то время, но уже сегодня не вызывает сомнения, что эта архитектура задает новые направления в сфере вычислений и искусственного интеллекта.