Первый митап Альянса RISC-V «Возможности и перспективы развития архитектуры RISC-V»

15 апреля 2024 года в Санкт-Петербурге состоялся первый митап российского Альянса RISC-V при поддержке компании YADRO. В качестве спикеров выступили представители компаний Syntacore, CloudBEAR, YADRO и Сбер.

15 апреля 2024 года в 19:00 в Санкт-Петербурге и онлайн прошел первый митап Альянса RISC-V при поддержке компании YADRO. На мероприятии обсуждались последние новости RISC-V International, поддержка RISC-V в Linux, были рассмотрены примеры применения P-расширения для алгоритмов цифровой обработки сигналов, а также матричные расширения RISC-V. В качестве спикеров были приглашены представители компаний Syntacore, CloudBEAR, YADRO и Сбер.

Со вступительным словом выступил руководитель технологического комитета в Альянсе RISC-V Сергей Якушкин. Он поделился новостями RISC-V International, рассказал о целях митапа и планах Альянса RISC-V по мероприятиям и работе с сообществом в этом году. Также были рассмотрены актуальные стандарты и продукты, определяющие развитие технологии RISC-V, последние новости из мира открытой архитектуры и новинки на её базе, которые уже доступны на рынке или ожидаются в ближайшем будущем.

С докладом «Обзор поддержки RISC-V в Linux: особенности загрузки и поддерживаемые расширения» выступил Сергей Матюкевич (Syntacore). Он рассказал об особенностях загрузки Linux на системах RISC-V, а именно: для чего нужно SBI firmware, какие расширения RISC-V требуют поддержки в SBI firmware и как работает OpenSBI (open source-реализация SBI firmware). А также сделал обзор основных расширений RISC-V, поддержка которых уже есть в новых релизах ядра Linux или появится в ближайших.

О применении P-расширения системы команд RISC-V для алгоритмов цифровой обработки сигналов рассказал Дмитрий Захаров (CloudBEAR). Он объяснил, как Packed SIMD-расширение команд RISC-V ложится на классические целочисленные DSP-алгоритмы, как это влияет на производительность, и что реализовали «коллеги по цеху» в этом направлении.

Операции над матрицами — вечные хот-споты не только в задачах AI/ML и HPC, но и в приложениях AR/VR, обработке изображений и других. Не так давно появился еще один способ их ускорения — матричные расширения CPU. На все вопросы о матричных расширениях ответила Валерия Пузикова (YADRO) и рассказала, какими они бывают, как устроены и какого эффекта позволяют достичь. А также когда появятся стандартные матричные расширения RISC-V, сколько их будет и что происходит в этой области прямо сейчас.

В завершающем докладе Дмитрий Петроченко (Сбер) поделился практическим опытом и представил анализ определённых особенностей доступных серверных процессоров на базе архитектуры RISC-V.

Одним из преимуществ мероприятий такого формата является возможность задать вопрос докладчикам, чем и завершился первый митап Альянса RISC-V.

Основными целями и задачами проведения митапа были популяризация возможностей использования технологий, основанных на архитектуре RISC-V, создание условий для информирования об уровне развития устройств на базе этой архитектуры, а главное — формирование и развитие инженерного сообщества, объединённого общими интересами.

«И эти цели достигнуты, — делится координатор Технологического комитета Владимир Карантаев, — интерес к первому митапу был очень высокий, это подтвердило нашу гипотезу о востребованности таких мини-конференций. Поэтому мы будем продолжать их проводить и уже запланировали целый ряд мероприятий. Ближайшее состоится 27-го мая».

Узнать подробности можно по ссылке.

Видео мероприятия
Прошедшие
Четвертый митап Альянса RISC-V «Оптимизации и производительность»
20.11.2024
Четвертый митап Альянса RISC-V «Оптимизации и производительность»
Третий митап Альянса «Криптография и обеспечение доверия в RISC-V»
22.07.2024
Третий митап Альянса «Криптография и обеспечение доверия в RISC-V»
Второй митап Альянса RISC-V «Архитектура и безопасность»
24.06.2024
Второй митап Альянса RISC-V «Архитектура и безопасность»