На базе Технологического комитета организована рабочая группа по направлению «Экспертный анализ развития стандартов RISC-V»

Основными целями, которые поставлены перед рабочей группой, являются анализ зрелости стандартов и аппаратуры RISC-V, прогнозирование сценариев их развития, а также формирование дорожной карты стандартов и аппаратуры для участников Альянса.

«Требования к спецификациям RISC-V развиваются динамично и необходимо понимание того, в какой фазе находится их разработка, так как это оказывает серьезное влияние на развитие дизайна ядер и микроэлектронной техники в целом, а также на программную экосистему, которая, в свою очередь, является главным залогом успеха, – отметил Владимир Карантаев, координатор Технологического комитета. – Правильный прогноз реальных сроков выхода техники и степени ее готовности позволяет более системно планировать развитие программной экосистемы. Для этой цели и была создана данная рабочая группа, деятельность которой может рассматриваться как основа построения дальнейшего взаимосвязанного развития экосистемы RISC-V».

Работу группы возглавит Антон Афанасьев – руководитель группы, оптимизирующей кодогенерации в Syntacore.

Для достижения этих целей группа ставит перед собой следующие задачи:

  • Анализ рисков по недостаткам стандартов и проблемам их внедрения в аппаратуре;
  • Анализ конкурентности RISC-V относительно распространённых архитектур;
  • Формирование ожиданий и прогнозирование сроков по улучшению стандартов;
  • Стабильный доступ участников Альянса к актуальной и регулярно обновляемой информации о стандартах RISC-V:
    – консолидация информации с российских и международных конференций по RISC-V,
    – адаптация поддерживаемых расширений к доступной в России аппаратуре и платам,
    – выпуск дайджестов по обновлению стандартов;
  • Сбор обратной связи от участников сообщества Альянса.

Для формирования дорожной карты стандартов и аппаратуры разработан план на 2025 год:

  • Первый квартал:
    – собрать экспертов от компаний-участников и сформировать рабочую группу,
    – представить начальную версию аналитического материала на Технологическом комитете;
  • Второй квартал:
    – выбрать 1-2 направления для проработки во втором полугодии (MCU, Enterprise, Client, Telecom; Security),
    – запустить ежеквартальный дайджест обновлений стандартов,
    – добавить информацию о поддержке стандартов в доступной участникам аппаратуре;
  • Второе полугодие:
    – сформировать отчёт о зрелости стандартов и аппаратуры для выбранных во втором квартале направлений,
    – для одного направления разработать дорожную карту развития,
    – сформировать список направлений и приоритетов на 2026 год и дальше.
еще публикации
YADRO запускает новый поток курсов для студентов. Открыта запись на курс «Программирование микроконтроллеров RISC-V»
24.12.2024
YADRO запускает новый поток курсов для студентов. Открыта запись на курс «Программирование микроконтроллеров RISC-V»
Читать
Приглашаем на вебинар «Введение в функциональную верификацию RISC-V ядер»
13.11.2024
Приглашаем на вебинар «Введение в функциональную верификацию RISC-V ядер»
Читать
На видеоканале Альянса RISC-V размещен вебинар «Введение в RISC-V. Рассказ о курсе LFD110x»
18.10.2024
На видеоканале Альянса RISC-V размещен вебинар «Введение в RISC-V. Рассказ о курсе LFD110x»
Читать