Computer Laboratory RISC-V Implementation
Проектирование процессора RISC-V на Verilog, тестирование на FPGA. Инструкции по выполнению упражнений и тестовые наборы.
Simon Moore, Robert Mullins (University of Cambridge)
Данный курс — «Электронный дизайн, коммуникации и компьютерная архитектура» — разработан в Кембриджском университете. Студенту предлагается спроектировать процессор на основе архитектуры RISC-V с использованием языка описания аппаратуры Verilog и протестировать его функциональность на плате FPGA. На веб-странице представлены подробные инструкции по выполнению упражнения, требования к дизайну процессора и тестовые наборы для проверки его работы. Цель упражнения — углубить понимание студентами работы и архитектуры процессоров и дать практические навыки разработки цифровых систем.