31.10.2024
Представляем вебинар с анонсом курса «Создание ядра процессора RISC-V (LFD111x)»
На видеоканале Альянса RISC-V размещена запись вебинара с анонсом курса «Building a RISC-V CPU Core (LFD111x)», приведены его структура и содержание глав. Курс содержит практические работы на TL-Verilog, для выполнения которых используется онлайн интегрированная среда разработки (IDE) Makerchip.
Курс «Создание ядра процессора RISC-V (LFD111x)» входит в цикл базовых курсов по технологии RISC-V и посвящен основам проектирования цифровой логики и базовой микроархитектуры процессора. В курсе задействована онлайн среда Makerchip для реализации нескольких практических работ, охватывающих множество тем, начиная от логических элементов и заканчивая простым, но полноценным процессорным ядром RISC-V. Автором этой работы является основатель Redwood EDA Стив Хувер.
Курс состоит из 5 глав:
- Глава 1. Вводная лекция (Платформа для обучения)
Знакомство с платформой Makerchip IDE. Глава содержит 1 видео с демонстрацией работы в Makerchip IDE. - Глава 2. Цифровая логика
Описание цифровой логики в целом и ее применение при проектировании ядра RISC-V. Глава включает 8 видео с примерами работы логических устройств в среде Makerchip IDE. - Глава 3. Роль RISC-V
Обсуждается программное обеспечение, компиляторы и центральный процессор, а также дается обзор RISC-V. - Глава 4. Подмножество ядра процессора RISC-V
Рассматривается конкретная микроархитектура процессорного ядра. Глава содержит 3 видео по особенностям реализации ядра процессора RISC-Vна языке TL-Verilog в среде Makerchip IDE. - Глава 5. Завершение сборки процессора RISC-V
Более углубленные аспекты изучения некоторых блоков. Написание тестовой программы.
Докладчик: доцент ДКИ МИЭМ НИУ ВШЭ Американов Александр Александрович
Запись вебинара «Создание ядра процессора RISC-V (LFD111x)» на rutube-канале:
https://rutube.ru/video/9e8b53a685fb6f0fabe0102a8479eb86/?playlist=459783